При использовании данной презентации при объяснении новой темы появляется возможность применять методы личностно-ориентированного обучения: проблемный метод, метод эвристической беседы и элементы исследования. Постановка проблемы ставит учащихся в условия, которые побуждают его решать учебную проблему, проводить анализ материала и оперировать им. Такая деятельность позволяет учащимся получить новую информацию, освоит новые способы применения знаний
ЭВМ обрабатывает информацию,
представленную двоичными
кодами, с помощью электронных
схем.
Основными элементами этих
схем являются
полупроводниковые (п/п)
транзисторы, различные
соединения которых образуют
логические элементы,
реализующие основные логические
Основные
логические
элементы
Результат на выходе каждого
логического элемента
определяется таблицей
истинности той логической
операции, которую реализует
Для выполнения арифметических
элемент.
и логических операций
используются логические
устройства: сумматоры и
регистры, построенные на
рассмотренных элементах.
Сумматор
это электронный узел,
предназначенный для
суммирования двоичных
чисел.
Таблица сложения одноразрядных
двоичных чисел с учётом переноса
в старший разряд
Перенос Сумма
Слагаемые
B
А
0
0
1
0
0
1
1
1
Р
0
0
0
1
S
0
1
1
0
P=A&B, S=(AB)&(A&B)
Логическая схема полусумматора
одноразрядных двоичных чисел без
учёта переноса из младшего разряда
A
&
A&B
B
A&B
A&B
&
AB
(AB)&(A&B)
1
из младшего разряда и 2
выхода:
Полный одноразрядный сумматор
должен иметь 3 входа:
A, B – слагаемые и P0 – перенос
S – сумму и P – перенос в
старший разряд.
P=(A&B)(A&P0)(B&P0),
S=(AB P0)&P0(A&B&P0)
состоит из полных
одноразрядных
сумматоров, причём выход
(перенос) сумматора
младшего разряда
Многоразрядный сумматор
подключается ко входу
сумматора старшего
разряда.
Регистр
это электронный узел,
предназначенный для
хранения
многоразрядного
двоичного числа.
Регистр можно
представить как
совокупность ячеек, в
каждой из которых
хранится 1 бит информации
Такие ячейки называются
(0 или 1).
триггерами.
Триггер
элемент памяти ЭВМ,
предназначенный для
запоминания 1 бита
информации.
Логическая схема RSтриггера
S
Выход
Вход
1
P
Вхо
д
S
1
0
0
1
R
0
1
0
1
Q
1
0
Q
имо
Недопуст
1
Q
R